



## EXAMEN DE FUNDAMENTOS DE COMPUTADORES

CURSO 2012-13, PRIMER PARCIAL, 5 DE SEPTIEMBRE DE 2013

1.- (1 puntos) Dadas las siguientes secuencias de 12 bits, considerado como número binario entero en C2.

A=0110 0000 0111 B=0000 1101 0110 C=1100 1111 0011 D=1001 0000 1010

## Hallar:

a) El correspondiente valor en decimal.

b) La representación en octal de A y B.

c) La representación en hexadecimal de C y D.

d) las sumas A+B, y A-D indicando si se produce ACARREO y OVERFLOW o DESBORDAMIENTO.

2.- (1 puntos): Dado el circuito de la figura

a) Encontrar la expresión simplificada de la función lógica F(a,b,c) que implementa.

b) Mostrar la tabla de verdad correspondiente a dicha función y la expresión de la función en forma de minterms.

c) Expresar con puertas NAND una función equivalente a la del circuito.



- 3. (3 puntos).- Sea un sistema con las siguientes características: 2 entradas (in1, in2) y 2 salidas( A y B). Tanto las entradas como la salida A representan números enteros sin signos de 2 bits; la salida B es de un bit. El comportamiento del sistema es el siguiente:
  - En la salida A aparece siempre el número mayor de los 2 presentes en las entradas.
  - Si hay dos números iguales en las entradas en la salida A aparece cualquiera de ellos.
  - La salida B se pone a 1 si las dos entradas son iguales y a 0 en caso contrario.

Se desea hacer una implementación modular del sistema, para ello se pide:

- a) Implementar un comparador de números de dos bits con dos salidas, S y B, de un bit cada una. La salida B se pondrá a 1 si y sólo si los dos números de entrada son iguales (como en la descripción de la señal B del sistema completo). La señal S tomará el valor 0 si el primer número es mayor que el segundo, el valor 1 si el segundo número es mayor que el primero. Finalmente, si los dos números son iguales S puede tomar cualquier valor.
- b) Utilizar el circuito del apartado a y un multiplexor de tamaño mínimo para implementar todo el sistema.
- 4.- (2 puntos) Dado el contador módulo-8 de la figura



Rellenar el siguiente cronograma:



5 -(3 puntos) Se quiere diseñar un circuito digital para arbitrar el acceso de tres dispositivos a un bus, con el interfaz indicado en la figura. El arbitro recibirá una señal de petición por cada canal,  $X=(x_2x_1x_0)$ : si  $x_i=1$  hay petición por el canal i, si es 0 no la hay. El canal 0 es más prioritario que el 1, que a su vez es más prioritario que el 2. El árbitro concederá el bus activando la correspondiente señal de grant:  $G=(g_2g_1g_0)$ : si  $g_i=1$  se concede el uso del bus al dispositivo conectado al canal i, si es 0 el dispositivo no puede hacer uso del bus. El comportamiento del arbitro debe ser el siguiente:

- Mientras no haya petición por ninguno de los canales el árbitro permanece Inactivo, dejando las tres señales de grant a 0.
- Si estando Inactivo se recibe petición por alguno de los canales (puede haber varias peticiones simultáneas), el arbitro debe conceder el uso del bus al canal más prioritario, activando su señal de grant.
- Una vez concedido el bus a un dispositivo, la señal de grant correspondiente debe permanecer activa hasta que el dispositivo que está siendo atendido desactive la petición (incluso si otro dispositivo más prioritario solicita el uso del bus). Por ejemplo, si se ha concedido el bus al dispositivo del canal 1, la señal g<sub>1</sub> debe permanecer activa hasta que x<sub>1</sub> se ponga a 0. Cuando el dispositivo desactiva la petición el árbitro pasará a estado Inactivo para iniciar un nuevo ciclo de bus.



Se pide:

- a) (1,5 puntos) Especificar el sistema mediante un diagrama de estados como máquina de Moore.
- b) (0,5 puntos) Indicar las tablas de verdad que especifican las funciones de salida y transición de estados del sistema.
- c) (1punto)Implementar el sistema mediante un registro del tamaño mínimo necesario, una ROM de tamaño mínimo para la transición de estados y un decodificador de tamaño mínimo para las salidas.

## [FC - Septrember - 2013]

[]a] A = 0110 0006 011162 B= 0000 1101 0110c, C=1100 1111 00116 D= 1001 6000 1010CL

(A) al ser positivo se aplica directamente la Sustitución en Selie D=01100000000111 = 2+2+2+2 = 1543,0

B De ser positive se aplica directamente la Sustitudion en Seine B- 21410

O el ser negativo se le cambia el signo y Se le aplida la sostitución el selix

0=110011110011

001106001100

-CI 0011000011014 le aplico Sostitucion en seine

-C= 784 =D1C=-7810

By al ser negativo le aplico la sostitocich en seine despris la cambiar el siglio

0000 1010 D= 1001

-D=)0110 11110101 11110110 & aplico la sostitucia -10 = 1782 TD=-17827 Ch

[16] como 8=23 se caplica la convosion entre petencias de la unisma base St acropal los bits d'3 en 3 en pezando pres deseche y se sostitujes por su digito octal consespondiente. D= 0110 0000 011 = 30078 B-0000 1101 0110 = 0326, [1] Cono 16=2 se aplica la couvisión entre potencias de la luisura base. Se agripan los bits ± 4 en 4 empezando por la desedra a se sustitujen por su digito hexadorimal correspondiento. C= 1100 1111 0011 = CF3hx D= 1001 0000 1016 = 90A6 Mal A+B Caroxo A = 011000000111 Cano200 13- 0000 11010110 BLB = 01101101 of a carreo

7 acarres 7 desbardamiento. A-D - las rostes de acciorter a somas (8)

A-D = A+(-D)

concernos A = 0110 0000 0111

concernos D = 10010000 01016

Ale concernos -D = b hos q. cabolaro accubiando

al signo a D

-D = 011011110110

Collo 00000 0111

Collo 11110110

0110000000111 0110111101 11001111101 7 desbordamiento. 7 acaveo

i

$$\begin{array}{c|c}
\hline
a & \hline
b & \hline
c & \hline$$

T6=T5 - T6= a+b+C

por obteher la toble de serdad multiplico cada souando por la votidole que faitz mas la couplebellatada

a(b+6)(c+2)+(a+6)b(c+c)+(a+a)(6+5)c - abc + abc + abc + abc + abc + abc + abc

= \( \in (0, 1, 2, 3, \\$ 5, 6, 7)

| 066 0<br>001 1<br>010 1<br>100 0<br>101 1<br>100 1<br>110 1<br>110 1<br>110 1<br>110 1 |
|----------------------------------------------------------------------------------------|
| Ţ                                                                                      |



G-1750 C-1751

(3) El composado lo sondementamos con protos logicas. Toble de rodad

| XXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXX | X<br>y<br>1<br>S<br>coupea pB |
|----------------------------------------|-------------------------------|
|----------------------------------------|-------------------------------|

9 resuetto en las hojas de envircicado



SA - Bus pera canal 1 Salich 92 9190 SZ - Bus pera canal 2 Salich 92 9190 SZ - Bus pera canal 2

